在實際的數(shù)字系統(tǒng)中往往包含大量的存儲單元,而且經(jīng)常要求他們在同一時刻同步動作,為達到這個目的,在每個存儲單元電路上引入一個時鐘脈沖(clk)作為控制信號,只有當clk到來時電路才被“觸發(fā)”而動作,并根據(jù)輸入信號改變輸出狀態(tài)。把這種在時鐘信號觸發(fā)時才能動作的存儲單元電路稱為觸發(fā)器,以區(qū)別沒有時鐘信號控制的鎖存器。
觸發(fā)器(英語:flip-flop, ff,臺灣譯作正反器),學名雙穩(wěn)態(tài)多諧振蕩器(bistable multivibrator),是一種應用在數(shù)字電路上具有記憶功能的循序邏輯組件,可記錄二進位制數(shù)字信號“1”和“0”。觸發(fā)器是構(gòu)成時序邏輯電路以及各種復雜數(shù)字系統(tǒng)的基本邏輯單元。觸發(fā)器的線路圖由邏輯門組合而成,其結(jié)構(gòu)均由sr鎖存器派生而來(廣義的觸發(fā)器包括鎖存器)。觸發(fā)器可以處理輸入、輸出信號和時鐘頻率之間的相互影響。這里的觸發(fā)器特指flip-flop,flip-flop一詞主要是指具有兩個狀態(tài)相互翻轉(zhuǎn),例如編程語言中使用flip-flop buffer(翻譯作雙緩沖)。