在數(shù)字電路中,與非門是與門和非門的結合,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那么與運算的結果就是這兩個數(shù)的乘積。如1和1(兩端都有信號),則輸出為1;1和0,則輸出為0;0和0,這輸出為0。與非門的結果就是對兩個輸入信號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與后非。
與非門真值表:有0出1,全1出0
電工學里一種基本邏輯電路,是與門和非門的疊加,有兩個輸入和一個輸出,真值表為:
圖1與非門芯片真值表
與非門芯片電路原理
(1)電路結構及工作原理
ttl與非門是ttl邏輯門的基本形式。該電路由輸入級、倒相級、輸出級三部分組成。
當t1發(fā)射極中有任一輸入為0時,y端輸出為1;當t1發(fā)射極輸入全1時,y端輸出為0。實現(xiàn)了與非門的功能。在使用ttl電路時要注意輸入端懸空問題。當t1發(fā)射極全部懸空時,電源ucc仍能通過r1和t1集電結向t2提供基極電流,致使t2和t3導通、t4和d截止,y端輸出為0。當t1發(fā)射極中有0輸入,其余懸空時,則仍由0輸入的發(fā)射極決定了t2和t3截止、t4和d導通,y端輸出為1。由此可見,ttl電路輸入端懸空相當于1。
(2)與非門主要外部特性參數(shù)
參數(shù)是我們了解ttl電路性能并正確使用的依據(jù),下面僅就反映ttl與非門電路主要性能的幾個參數(shù)作簡單介紹。
1、輸出高電平uoh 。
與非門至少有一個輸入端接低電平時,輸出電壓的值稱為輸出高電平uoh。產(chǎn)品規(guī)范值為uoh≥2.4 v。
2、 輸出低電平uol 。
與非門所有輸入端都接高電平時,輸出電壓的值稱為輸出低電平uol。產(chǎn)品規(guī)范值為uol≤0.4 v。
3、扇出系數(shù)no 。
門電路的輸出端所能連接的下一級門電路輸入端的個數(shù),稱為該門電路的扇出系數(shù)no,也稱負載能力。一般no≥8。
4、平均傳輸延遲時間tpd 。
在與非門輸入端加上一個脈沖電壓,則輸出電壓將對輸入電壓有一定的時間延遲,從輸入脈沖上升沿的50%處起到輸出脈沖下降沿的50%處的時間叫做上升延遲時間tpd1;從輸入脈沖下降沿的50%處到輸出脈沖上升沿的50%處的時間叫做下降延遲時間tpd2。平均傳輸延遲時間是衡量與非門開關速度的一個重要參數(shù),此參數(shù)值愈小愈好。除了與非門外,ttl門電路還有與門、或門、非門、或非門、異或門等多種不同功能的產(chǎn)品。如圖8-17所示介紹的是幾種常用的ttl門電路芯片。