高速時(shí)鐘和高速信號(hào)處理:
如果空間允許,在兩條平行線之間加一條地線,以防止信號(hào)串?dāng)_;每個(gè)同步芯片應(yīng)有獨(dú)立的時(shí)鐘驅(qū)動(dòng),不選擇雙向驅(qū)動(dòng)芯片(如245)作為時(shí)鐘驅(qū)動(dòng)芯片,以免引起時(shí)鐘相位抖動(dòng);
包地處理:對(duì)于高速的時(shí)鐘或者高速信號(hào)線,可以布在兩個(gè)相鄰的gnd層之間或者相鄰的gnd與power之間,即帶狀線類型,同時(shí)在信號(hào)線周圍用地線gnd加布防護(hù)帶;
clk或其他高速信號(hào)不要跨接不同的參考層分區(qū),以保證整條傳輸線有一個(gè)穩(wěn)定的參考平面和穩(wěn)定的傳輸線特征阻抗。當(dāng)這種要求無法保證時(shí),需要在跨區(qū)處的兩個(gè)參考層上串聯(lián)一個(gè)電容,為高速信號(hào)線提供回流路徑;減少高速信號(hào)的換層布線次數(shù),以減少傳輸線過孔數(shù)量和參考平面的穩(wěn)定性。當(dāng)這種要求無法保證時(shí),可以在過孔處打一些gnd過孔,以便提供一個(gè)暢通的回流路徑;fpga的pll專用引腳需要使用獨(dú)立的電源,以減少向其他電源引入諧波噪聲;同一差分線對(duì)布在同一層,平行等長(zhǎng),線對(duì)之間不要增加gnd布線、銅皮或過孔;不同的差分線對(duì)之間用地隔開,或走在不同層上;
【設(shè)計(jì)原則】:pcb布局設(shè)計(jì)時(shí),應(yīng)充分遵守沿信號(hào)流向直線放置的設(shè)計(jì)原則,盡量避免來回環(huán)繞。
【原理分析】:避免信號(hào)直接耦合,影響信號(hào)質(zhì)量。
【設(shè)計(jì)原則】:多種模塊電路在同一pcb上放置時(shí),數(shù)字電路與模擬電路、高速與低速電路應(yīng)分開布局。
【原理分析】:避免數(shù)字電路、模擬電路、高速電路以及低速電路之間的互相干擾。
【設(shè)計(jì)原則】:當(dāng)線路板上同時(shí)存在高、中、低速電路時(shí),應(yīng)該遵從下圖中的布局原則。
【原理分析】:避免高頻電路噪聲通過接口向外輻射。
【設(shè)計(jì)原則】:存在較大電流變化的單元電路或器件(如電源模塊的輸入輸出端、風(fēng)扇及繼電器)附近應(yīng)放置儲(chǔ)能和高頻濾波電容。
【原理分析】:儲(chǔ)能電容的存在可以減小大電流回路的回路面積。
【設(shè)計(jì)原則】:線路板電源輸入口的濾波電路應(yīng)應(yīng)靠近接口放置。
【原理分析】:避免已經(jīng)經(jīng)過了濾波的線路被再次耦合。
【設(shè)計(jì)原則】:在pcb板上,接口電路的濾波、防護(hù)以及隔離器件應(yīng)該靠近接口放置。
【原理分析】:可以有效的實(shí)現(xiàn)防護(hù)、濾波和隔離的效果。
【設(shè)計(jì)原則】:如果接口處既有濾波又有防護(hù)電路,應(yīng)該遵從先防護(hù)后濾波的原則。
【原理分析】:防護(hù)電路用來進(jìn)行外來過壓和過流抑制,如果將防護(hù)電路放置在濾波電路之后,濾波電路會(huì)被過壓和過流損壞。
【設(shè)計(jì)原則】:布局時(shí)要保證濾波電路(濾波器)、隔離以及防護(hù)電路的輸入輸出線不要相互耦合。
【原理分析】:電路的輸入輸出走線相互耦合時(shí)會(huì)削弱濾波、隔離或防護(hù)效果。
高速pcb設(shè)計(jì)- pcb布局設(shè)計(jì)
【設(shè)計(jì)原則】:晶體、晶振、繼電器、開關(guān)電源等強(qiáng)輻射器件遠(yuǎn)離單板接口連接器至少1000mil。
【原理分析】:將干擾會(huì)直接向外輻射或在外出電纜上耦合出電流來向外輻射。
【設(shè)計(jì)原則】:為ic濾波的各濾波電容應(yīng)盡可能靠近芯片的供電管腳放置。
【原理分析】:電容離管腳越近,高頻回路面積越小,從而輻射越小。
【設(shè)計(jì)原則】:pcb走線不能有直角走線。